公文高手,超级方便的公文写作神器! 立即了解


数字钟

数子钟的调试与安装报告

班级:12级电子信息工程1班学号:201272020122姓名:任晶

一实验要求

用555或晶振做秒脉冲信号源,用计时芯片构成数字钟,显示秒,分,时。具有快速校时功能。

具有闹钟功能(在任意时刻预置一个时间,当数字钟显示的时间与你预置的时间相等时发出“滴,滴,滴“声音信号。二实验原理

1时间显示模块电路

用三个cd4518作为核心芯片进行级联,再用逻辑门完成进位,置零等功能。cd4518是双十进制计数器,有两个时钟输入端,可以同时满足进位和校时功能,而不会产生干扰,具有置零功能,可以组成六十进制和二十四进制的计数器。

cd4518,该芯片是一种同步加计数器,在一个封装中含有两个可互换二/十进制计数器,其功能引脚分别为1~7和9~15。该计数器是单路系列脉冲输入(1脚或2脚;9脚或10脚),4路bcd码信号输出(3脚~6脚;11脚~14脚)。cd4518有两个时钟输入端cp和en,若用时钟上升沿触发,信号由cp输入,此时en端应接高电平“1”,若用时钟下降沿触发,信号由en端输入,此时cp端应接低电平“0”。

时、分、秒显示电路模块设计

1)下图为秒的电路设计图,右边为秒个位,左边为秒十位。考虑到cd4518为十进制,又clock为上升沿输入,clock为下降沿输入,所以当秒个位为9(四位二进制数abcd为1001)的时候,秒十位的clock接低位端,在1001的低位d变为0的时候产生进位。在秒十位的bc端接74ls08,当bc都为高电平时(0110)秒计时清零并产生向分的进位。秒个位的clock要接高电平,秒十位的clock要接低电平,在实物连接的时候,就是因为秒十位的clock没有接低电平一直不进位。

u13u14dcd_hex_dig_reddcd_hex_dig_red67584321vddvdd5v2rst~2clk2clk0101rst~1clk1clku1a74ls08d2d2c2b2a1d1c1b1avddu124518bp_5vvss9v110hz5v0

2)分的电路

u13u14dcd_hex_dig_reddcd_hex_dig_red67548321vddvdd5v2rst~2clk2clk0101rst~1clk1clku1a74ls08d2d2c2b2a1d1c1b1avddu124518bp_5vvss9

分的时间电路与秒的一样3)时的电路u13u14dcd_hex_dig_reddcd_hex_dig_red48567321vddvdd5v2rst~2clk2clk0101rst~1clk1clku1a74ls08d2d2c2b2a1d1c1b1avddu124518bp_5vvss9

上图为时的设计电路,与秒、分不一样的是他是24进制,当时的十位为0﹑1的时候,时个位正常从0-9显示,当时的十位为2的时候,个位显示0﹑1﹑2﹑3,然后回到0,因此置零与秒分不一样,当十位的为2时二进制位0010,各位为为4时二进制位0100,所以十位的b与个位的c端接74ls08,当他们同时为1时清零.2闹钟显示模块电路

用4个74ls85作为核心芯片进行级联,与cd4518的小时,分钟输出进行比较,当预置时间与cd4518的输出时间相等时触发蜂鸣器。

功能表如下

vcc5vs2key=space7126abcdabcdefghvccs33548ck1时钟电路


(未完,全文共4819字,当前显示1410字)

(请认真阅读下面的提示信息)


温馨提示

此文章为6点公文网原创,稍加修改便可使用。只有正式会员才能完整阅读,请理解!

会员不仅可以阅读完整文章,而且可以下载WORD版文件

已经注册:立即登录>>

尚未注册:立即注册>>

6点公文网 ,让我们一起6点下班!